本文作者:kaifamei

一种极性转换装置和无极性通讯系统的制作方法

更新时间:2025-12-24 07:57:14 0条评论

一种极性转换装置和无极性通讯系统的制作方法



1.本实用新型涉及通讯技术领域,具体而言,涉及一种极性转换装置和无极性通讯系统。


背景技术:



2.数字通讯中常使用的是带有极性的两线制接线方式,如rs485、can(controller area network,控制器局域网络)总线等。但随着数字电网智能设备以及车载信息高速发展的推进,在大量的仪器仪表、数字通讯设备使用带极性的两线制接入系统中,难免出现一定比例的接错现象。基于此许多厂家设计出了无极性的芯片,比如485通讯芯片。然而无极性通讯芯片的稳定性和抗干扰却不如有极性的强,如何既保证通信的可靠性又能实现无极性通信成为一个待解决的问题。
3.目前,实现无极性通讯主要有以下两种措施:一种是用两片独立工作、独立输出的极性芯片来实现或者运用继电器,该方案增加了芯片成本以及pcb(printed circuit board,印制电路板)布板面积;另外一种是使用无极性芯片,但该方案在大量设备共用一组通讯线时,芯片内部无法判断引脚的极性。
4.针对现有技术中如何可靠且低成本地实现无极性通讯的问题,目前尚未提出有效的解决方案。


技术实现要素:



5.本实用新型实施例提供一种极性转换装置和无极性通讯系统,以至少解决现有技术中如何可靠且低成本地实现无极性通讯的问题。
6.为解决上述技术问题,本实用新型实施例提供了一种极性转换装置,包括:主控芯片和数字控制电路;所述主控芯片与极性通讯芯片通讯连接,所述主控芯片通过使能引脚连接至所述数字控制电路,所述极性通讯芯片通过所述数字控制电路连接至通讯总线;所述主控芯片用于从所述极性通讯芯片接收数据,并在根据所述数据判断出所述极性通讯芯片的极性连接错误的情况下,向所述数字控制电路输出控制信号,以通过所述数字控制电路完成极性转换。
7.可选的,所述数字控制电路包括:四个模拟开关,每个模拟开关都包括:第一输入/输出端、第二输入/输出端和使能端;所述第一输入/输出端用于连接所述极性通讯芯片;所述第二输入/输出端用于连接所述通讯总线;所述使能端用于连接所述主控芯片;其中两个模拟开关的使能端的电平与另外两个模拟开关的使能端的电平相反。
8.可选的,所述数字控制电路包括:第一模拟开关、第二模拟开关、第三模拟开关和第四模拟开关;
9.所述第一模拟开关的使能端和所述第二模拟开关的使能端均直接连接至所述主控芯片的使能引脚;所述第三模拟开关的使能端和所述第四模拟开关的使能端均通过电平转换电路连接至所述主控芯片的使能引脚;
10.所述第一模拟开关的第一输入/输出端和所述第三模拟开关的第一输入/输出端均连接至所述极性通讯芯片的第一数据传输引脚,所述第二模拟开关的第一输入/输出端和所述第四模拟开关的第一输入/输出端均连接至所述极性通讯芯片的第二数据传输引脚;
11.所述第一模拟开关的第二输入/输出端和所述第四模拟开关的第二输入/输出端均连接至所述通讯总线的接口的第一端,所述第二模拟开关的第二输入/输出端和所述第三模拟开关的第二输入/输出端均连接至所述通讯总线的接口的第二端。
12.可选的,所述电平转换电路包括:三极管,所述三极管的基极通过第一电阻连接至所述主控芯片的使能引脚,所述三极管的集电极通过第二电阻连接至电源,所述三极管的发射极接地;所述第三模拟开关的使能端和所述第四模拟开关的使能端均连接至所述三极管的集电极。
13.可选的,每个模拟开关都包括:第一cmos管、第二cmos管、第一nmos管、第一非门和第二非门;所述第一非门的输入端作为所述模拟开关的使能端;所述第一非门的输出端连接至所述第一cmos管的第一控制端、所述第二cmos管的第一控制端、所述第一nmos管的栅极、以及所述第二非门的输入端;所述第二非门的输出端连接至所述第一cmos管的第二控制端和所述第二cmos管的第二控制端;所述第二cmos管的第一传输端作为所述模拟开关的第一输入/输出端;所述第二cmos管的第二传输端作为所述模拟开关的第二输入/输出端;所述第一nmos管的源极接地,所述第一nmos管的漏极连接至所述第一cmos管的第二传输端和所述第二cmos管。
14.可选的,所述第一cmos管包括:相并联的第一pmos管和第二nmos管;所述第一pmos管的栅极作为所述第一cmos管的第一控制端;所述第二nmos管的栅极作为所述第一cmos管的第二控制端;所述第一pmos管的源极与所述第二nmos管的源极相连后作为所述第一cmos管的第一传输端;所述第一pmos管的漏极与所述第二nmos管的漏极相连后作为所述第一cmos管的第二传输端;所述第一pmos管的衬底连接至电源;所述第二nmos管的衬底与所述第二nmos管的漏极相连。
15.可选的,所述第二cmos管包括:相并联的第二pmos管和第三nmos管;所述第二pmos管的栅极作为所述第二cmos管的第一控制端;所述第三nmos管的栅极作为所述第二cmos管的第二控制端;所述第二pmos管的源极与所述第三nmos管的源极相连后作为所述第二cmos管的第一传输端;所述第二pmos管的漏极与所述第三nmos管的漏极相连后作为所述第二cmos管的第二传输端;所述第二pmos管的衬底连接至电源;所述第三nmos管的衬底连接至所述第一nmos管的漏极。
16.可选的,所述极性通讯芯片采用两线制的接线方式。
17.本实用新型实施例还提供了一种无极性通讯系统,包括至少一个极性通讯芯片,还包括:分别与所述至少一个极性通讯芯片一一对应的至少一个极性转换装置,所述极性转换装置为本实用新型实施例所述的极性转换装置。
18.应用本实用新型的技术方案,主控芯片通过使能引脚连接至数字控制电路,极性通讯芯片通过数字控制电路连接至通讯总线,若极性连接错误,主控芯片能够向数字控制电路输出控制信号,以通过数字控制电路完成极性转换。针对有极性数字通讯进行极性转换,在保证通讯稳定性与抗干扰性的基础上,将极性通讯芯片无极性地连接到通讯总线,实
现了无极性通讯方式,降低了有极性通讯工程的接线错误率,相对于使用继电器实现极性转换的方式而言,使用集成的电路,能够降低物料成本,减小硬件pcb布板面积,极大缩小通讯产品体积。
附图说明
19.图1是本实用新型实施例提供的极性转换装置的示意图;
20.图2是本实用新型实施例提供的数字控制电路的示意图;
21.图3是本实用新型实施例提供的极性转换装置的具体示意图;
22.图4是本实用新型实施例提供的模拟开关的结构示意图;
23.图5是本实用新型实施例提供的无极性通讯系统的示意图;
24.图6是本实用新型实施例提供的判定通讯极性连接正确性的流程图。
具体实施方式
25.为了使本实用新型的目的、技术方案和优点更加清楚,下面将结合附图对本实用新型作进一步地详细描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本实用新型保护的范围。
26.需要说明的是,本实用新型的说明书和权利要求书及附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本实用新型的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
27.如图1所示,为极性转换装置的结构示意图,极性转换装置包括:主控芯片10和数字控制电路20。
28.主控芯片10与极性通讯芯片30通讯连接,具体的,极性通讯芯片30可以通过串口与主控芯片10通讯连接,例如普通i/o口或uart串口。主控芯片10通过使能引脚连接至数字控制电路20,即,主控芯片10直接控制数字控制电路20的使能端。极性通讯芯片30通过数字控制电路20连接至通讯总线40。
29.主控芯片10用于从极性通讯芯片30接收数据,并在根据数据判断出极性通讯芯片30的极性连接错误的情况下,向数字控制电路20输出控制信号,以通过数字控制电路20完成极性转换。
30.本实用新型的极性转换装置,主控芯片10与极性通讯芯片30通讯连接,主控芯片10能够从极性通讯芯片30接收数据,并根据接收的数据判断极性通讯芯片30的极性连接是否错误。主控芯片10通过使能引脚连接至数字控制电路20,极性通讯芯片30通过数字控制电路20连接至通讯总线40,若极性连接错误,主控芯片10能够向数字控制电路20输出控制信号,以通过数字控制电路20完成极性转换。针对有极性数字通讯进行极性转换,在保证通讯稳定性与抗干扰性的基础上,将极性通讯芯片30无极性地连接到通讯总线40,实现了无
极性通讯方式,降低了有极性通讯工程的接线错误率,相对于使用继电器实现极性转换的方式而言,使用集成的电路,能够降低物料成本,减小硬件pcb布板面积,极大缩小通讯产品体积。
31.极性通讯芯片30采用两线制的接线方式,例如,rs485通讯芯片或者can通讯芯片。即,本实用新型适用于有极性两线制接线的通讯中,例如,rs-485中的a、b通讯线,can通讯中的can_l、can_h通讯线。
32.数字控制电路20包括:四个模拟开关。这四个模拟开关是四个独立结构的双向模拟开关。每个模拟开关都包括:第一输入/输出端、第二输入/输出端和使能端。第一输入/输出端用于连接极性通讯芯片30。第二输入/输出端用于连接通讯总线40。使能端用于连接主控芯片10。其中两个模拟开关的使能端的电平与另外两个模拟开关的使能端的电平相反。当模拟开关的使能端连接电源时(即高电平),该模拟开关处于低阻抗的双向通道(导通状态),当模拟开关的使能端接地时(即低电平),该模拟开关处于高阻抗通道(截止状态)。
33.通过构建多路极性切换开关,实现有极性数字通讯的通用化处理。
34.如图2所示,四个模拟开关分别为k0、k1、k2和k3,对应的第一输入/输出端分别为i0、i1、i2和i3,对应的第二输入/输出端分别为o0、o1、o2和o3,对应的使能端分别为e0、e1、e2和e3,例如,k0和k1的使能端为低电平,则k2和k3的使能端为高电平。
35.如图3所示,数字控制电路20包括:第一模拟开关k0、第二模拟开关k1、第三模拟开关k2和第四模拟开关k3。
36.第一模拟开关k0的使能端e0和第二模拟开关k1的使能端e1均直接连接至主控芯片10的使能引脚en;第三模拟开关k2的使能端e2和第四模拟开关k3的使能端e3均通过电平转换电路21连接至主控芯片10的使能引脚en。
37.第一模拟开关k0的第一输入/输出端i0和第三模拟开关k2的第一输入/输出端i2均连接至极性通讯芯片30的第一数据传输引脚b,第二模拟开关k1的第一输入/输出端i1和第四模拟开关k3的第一输入/输出端i3均连接至极性通讯芯片30的第二数据传输引脚a。例如,第一数据传输引脚b可以是极性通讯芯片30的串口数据接收引脚,第二数据传输引脚a可以是极性通讯芯片30的串口数据发送引脚。
38.第一模拟开关k0的第二输入/输出端o0和第四模拟开关k3的第二输入/输出端o3均连接至通讯总线40的接口的第一端x1,第二模拟开关k1的第二输入/输出端o1和第三模拟开关k2的第二输入/输出端o2均连接至通讯总线40的接口的第二端x2。
39.通过上述具体连接,利用四个模拟开关实现了极性通讯芯片30与通讯总线40之间的两种连接方式,借助模拟开关的高效性、稳定性、时效性,在不影响通讯信号质量的前提下,能够快速响应主控芯片10发出的信号,从而快速实现极性转换。
40.参考图3,电平转换电路21包括:三极管q1,三极管q1的基极通过第一电阻r1连接至主控芯片10的使能引脚en,三极管q1的集电极通过第二电阻r2连接至电源vdd,三极管q1的发射极接地。第三模拟开关k2的使能端e2和第四模拟开关k3的使能端e3均连接至三极管q1的集电极。
41.通过电平转换电路21,实现了极性通讯芯片30与通讯总线40之间的两种连接方式中仅有一种连接方式导通。
42.当主控芯片10的使能引脚en输出低电平时,电平转换电路21中的三极管q1截止,
数字控制电路20中的使能端e0和e1为低电平,e2和e3为高电平,第一模拟开关k0和第二模拟开关k1处于截止状态,第三模拟开关k2和第四模拟开关k3处于导通状态,极性通讯芯片30的引脚a经由第四模拟开关k3导通连接到通讯总线40接口的第一端x1,极性通讯芯片30的引脚b经由第三模拟开关k2导通连接到通讯总线40接口的第二端x2。即当主控芯片10的使能引脚en输出低电平时,极性通讯芯片30的引脚a、b分别与通讯总线40接口的x1、x2相连。
43.当主控芯片10的使能引脚en输出高电平时,电平转换电路21中的三极管q1导通,数字控制电路20中的使能端e0和e1为高电平,e2和e3为低电平,第一模拟开关k0和第二模拟开关k1处于导通状态,第三模拟开关k2和第四模拟开关k3处于截止状态,极性通讯芯片30的引脚b经由第一模拟开关k0导通连接到通讯总线40接口的第一端x1,极性通讯芯片30的引脚a经由第二模拟开关k1导通连接到通讯总线40接口的第二端x2。即当主控芯片10的使能引脚en输出高电平时,极性通讯芯片30的引脚b、a分别与通讯总线40接口的x1、x2相连。
44.数字控制电路20中的四个模拟开关的结构相同。可以通过cmos管来实现模拟开关的导通和截止。cmos管由pmos管与nmos管并联构成,pmos管与nmos管的电阻变化特性相反,可实现互补,等效电阻为恒定值,与输入的模拟信号无关。若仅运用简单的nmos管作为开关,其导通电阻是受源极的输入电压影响的,导通电阻随输入电压的增加而增大,会增加电路中不必要的损耗。
45.如图4所示,每个模拟开关都包括:第一cmos管c1、第二cmos管c2、第一nmos管v5、第一非门n1和第二非门n2。
46.第一非门n1的输入端作为模拟开关的使能端e。第一非门n1的输出端连接至第一cmos管c1的第一控制端、第二cmos管c2的第一控制端、第一nmos管v5的栅极、以及第二非门n2的输入端。第二非门n2的输出端连接至第一cmos管c1的第二控制端和第二cmos管c2的第二控制端。第二cmos管c2的第一传输端作为模拟开关的第一输入/输出端i。第二cmos管c2的第二传输端作为模拟开关的第二输入/输出端o。第一nmos管v5的源极接地(即连接至vss),第一nmos管v5的漏极连接至第一cmos管c1的第二传输端和第二cmos管c2。
47.通过上述由两个cmos管、一个nmos管以及两个非门构成的数字电路,能够实现可快速响应的模拟通道开关。
48.第一cmos管c1包括:相并联的第一pmos管v1和第二nmos管v2。第一pmos管v1的栅极作为第一cmos管c1的第一控制端。第二nmos管v2的栅极作为第一cmos管c1的第二控制端。第一pmos管v1的源极与第二nmos管v2的源极相连后作为第一cmos管c1的第一传输端。第一pmos管v1的漏极与第二nmos管v2的漏极相连后作为第一cmos管c1的第二传输端。第一pmos管v1的衬底连接至电源vdd。第二nmos管v2的衬底与第二nmos管v2的漏极相连。
49.第二cmos管c2包括:相并联的第二pmos管v4和第三nmos管v3。第二pmos管v4的栅极作为第二cmos管c2的第一控制端。第三nmos管v3的栅极作为第二cmos管c2的第二控制端。第二pmos管v4的源极与第三nmos管v3的源极相连后作为第二cmos管c2的第一传输端。第二pmos管v4的漏极与第三nmos管v3的漏极相连后作为第二cmos管c2的第二传输端。第二pmos管v4的衬底连接至电源vdd。第三nmos管v3的衬底连接至第一nmos管v5的漏极。
50.当e为高电平时,v1、v4、v5的栅极与输入信号保持等电位,v1、v4的栅极为低电平,v2、v3的栅极为高电平,两个cmos管都导通,v5截止,i与o之间导通,信号可通过i和o进行传输。其中v1、v2组成了辅助传输门,v5为负载管。当e为低电平时,i与o之间截止。
51.本实用新型还提供一种无极性通讯系统,如图5所示,无极性通讯系统包括至少一个极性通讯芯片30,作为从站设备,还包括:分别与至少一个极性通讯芯片30一一对应的至少一个极性转换装置,极性转换装置为上述实施例所述的极性转换装置。
52.本技术实施例中,主控芯片10根据从极性通讯芯片30接收的数据判断极性通讯芯片30的极性连接是否错误,具体可以根据对数据的校验结果来判断极性连接是否错误,例如,数据校验未通过的次数达到一定次数,则认为极性连接错误。可以使用现有的数据校验方式对数据进行校验,例如考虑校验准确率和数据传输速度来选择校验方式。
53.下面以奇/偶校验和字节校验为例进行说明。如图6所示,为判定通讯极性连接正确性的流程图,包括以下步骤:
54.s601,开始。
55.s602,设定数据被判定为错误的次数i(简称数据错误次数)、数据被判定为正确的次数j(简称数据正确次数)以及极性转换次数n。初始设置i=0,j=0,n=0。
56.s603,主控芯片10开始从极性通讯芯片30接收数据。
57.s604,主控芯片10对接收的数据进行奇/偶校验,若奇/偶校验通过,进入s605,若奇/偶校验未通过,进入s609。
58.s605,主控芯片10对接收的数据进行字节校验,若字节校验通过,进入s606,若字节校验未通过,进入s609。
59.s606,j=j+1。
60.s607,判断是否满足j≤b,若否,进入s608,若是,返回s603继续接收数据。
61.s608,通讯线极性连接正确。
62.s609,i=i+1。
63.s610,判断是否满足i≤a,若否,进入s611,若是,返回s603继续接收数据。
64.s611,进行极性转换。
65.s612,n=n+1,i=0,j=0。
66.s613,判断是否满足n>1,若是,进入s614,若否,返回s603继续接收数据。
67.s614,硬件错误报警。
68.s615,手动清除错误,并返回s602。
69.s616,结束。
70.主控芯片10从极性通讯芯片30接收数据,并通过奇/偶校验以及字节校验来判断数据的正确性。字节校验是指累加和校验,例如,每传输三个字节就有一位字节校验位,将传输的三个字节进行累加后得到一个数值,比较该数值与对应的字节校验位,若二者相等,则字节校验通过。具体可以选取奇校验或偶校验来进行初步校验,然后再使用字节校验进行深层次校验;也可以先进行字节校验,再进行奇校验或偶校验。为了保证检验速率,一般先进行奇/偶校验。
71.当数据被判定为错误的次数i不超过a次,且被判定为正确的次数j达到b次时,证明通讯线极性连接正确,结束该判定流程。当数据被判定为正确的次数j不超过b次,且被判定为错误的次数i达到a次时,则进行极性转换,具体的,改变主控芯片10的使能引脚输出的高低电平,并将参数值n加1,将参数值i和j重置为0,重新接收数据进行判定。当极性转换次数n>1(例如达到两次)时,证明硬件系统或者外围环境出现错误,需进行人工排除错误,之
后再重新开始通讯极性连接判定。a和b的取值可以根据实际情况进行设置。
72.整个无极性通讯系统开始运行时,主控芯片10的使能引脚默认为低电平,极性通讯芯片30的引脚a、b分别与通讯总线40接口的x1、x2相连。极性通讯芯片30由串口向主控芯片10发送数据,当主控芯片10检测到所发数据的错误次数达到一定次数时,主控芯片10的使能引脚切换为高电平,自动转换为:极性通讯芯片30的引脚b、a分别与通讯总线40接口的x1、x2相连,完成通讯的无极性转换。
73.最后应说明的是:以上实施例仅用以说明本实用新型的技术方案,而非对其限制;尽管参照前述实施例对本实用新型进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本实用新型各实施例技术方案的精神和范围。

技术特征:


1.一种极性转换装置,其特征在于,包括:主控芯片和数字控制电路;所述主控芯片与极性通讯芯片通讯连接,所述主控芯片通过使能引脚连接至所述数字控制电路,所述极性通讯芯片通过所述数字控制电路连接至通讯总线;所述主控芯片用于从所述极性通讯芯片接收数据,并在根据所述数据判断出所述极性通讯芯片的极性连接错误的情况下,向所述数字控制电路输出控制信号,以通过所述数字控制电路完成极性转换。2.根据权利要求1所述的极性转换装置,其特征在于,所述数字控制电路包括:四个模拟开关,每个模拟开关都包括:第一输入/输出端、第二输入/输出端和使能端;所述第一输入/输出端用于连接所述极性通讯芯片;所述第二输入/输出端用于连接所述通讯总线;所述使能端用于连接所述主控芯片;其中两个模拟开关的使能端的电平与另外两个模拟开关的使能端的电平相反。3.根据权利要求2所述的极性转换装置,其特征在于,所述数字控制电路包括:第一模拟开关、第二模拟开关、第三模拟开关和第四模拟开关;所述第一模拟开关的使能端和所述第二模拟开关的使能端均直接连接至所述主控芯片的使能引脚;所述第三模拟开关的使能端和所述第四模拟开关的使能端均通过电平转换电路连接至所述主控芯片的使能引脚;所述第一模拟开关的第一输入/输出端和所述第三模拟开关的第一输入/输出端均连接至所述极性通讯芯片的第一数据传输引脚,所述第二模拟开关的第一输入/输出端和所述第四模拟开关的第一输入/输出端均连接至所述极性通讯芯片的第二数据传输引脚;所述第一模拟开关的第二输入/输出端和所述第四模拟开关的第二输入/输出端均连接至所述通讯总线的接口的第一端,所述第二模拟开关的第二输入/输出端和所述第三模拟开关的第二输入/输出端均连接至所述通讯总线的接口的第二端。4.根据权利要求3所述的极性转换装置,其特征在于,所述电平转换电路包括:三极管,所述三极管的基极通过第一电阻连接至所述主控芯片的使能引脚,所述三极管的集电极通过第二电阻连接至电源,所述三极管的发射极接地;所述第三模拟开关的使能端和所述第四模拟开关的使能端均连接至所述三极管的集电极。5.根据权利要求2所述的极性转换装置,其特征在于,每个模拟开关都包括:第一cmos管、第二cmos管、第一nmos管、第一非门和第二非门;所述第一非门的输入端作为所述模拟开关的使能端;所述第一非门的输出端连接至所述第一cmos管的第一控制端、所述第二cmos管的第一控制端、所述第一nmos管的栅极、以及所述第二非门的输入端;所述第二非门的输出端连接至所述第一cmos管的第二控制端和所述第二cmos管的第二控制端;所述第二cmos管的第一传输端作为所述模拟开关的第一输入/输出端;所述第二cmos管的第二传输端作为所述模拟开关的第二输入/输出端;所述第一nmos管的源极接地,所述第一nmos管的漏极连接至所述第一cmos管的第二传输端和所述第二cmos管。6.根据权利要求5所述的极性转换装置,其特征在于,所述第一cmos管包括:相并联的
第一pmos管和第二nmos管;所述第一pmos管的栅极作为所述第一cmos管的第一控制端;所述第二nmos管的栅极作为所述第一cmos管的第二控制端;所述第一pmos管的源极与所述第二nmos管的源极相连后作为所述第一cmos管的第一传输端;所述第一pmos管的漏极与所述第二nmos管的漏极相连后作为所述第一cmos管的第二传输端;所述第一pmos管的衬底连接至电源;所述第二nmos管的衬底与所述第二nmos管的漏极相连。7.根据权利要求5所述的极性转换装置,其特征在于,所述第二cmos管包括:相并联的第二pmos管和第三nmos管;所述第二pmos管的栅极作为所述第二cmos管的第一控制端;所述第三nmos管的栅极作为所述第二cmos管的第二控制端;所述第二pmos管的源极与所述第三nmos管的源极相连后作为所述第二cmos管的第一传输端;所述第二pmos管的漏极与所述第三nmos管的漏极相连后作为所述第二cmos管的第二传输端;所述第二pmos管的衬底连接至电源;所述第三nmos管的衬底连接至所述第一nmos管的漏极。8.根据权利要求1至7中任一项所述的极性转换装置,其特征在于,所述极性通讯芯片采用两线制的接线方式。9.一种无极性通讯系统,包括至少一个极性通讯芯片,其特征在于,还包括:分别与所述至少一个极性通讯芯片一一对应的至少一个极性转换装置,所述极性转换装置为权利要求1至8中任一项所述的极性转换装置。

技术总结


本实用新型公开一种极性转换装置和无极性通讯系统。其中,该极性转换装置包括:主控芯片和数字控制电路;主控芯片与极性通讯芯片通讯连接,主控芯片通过使能引脚连接至数字控制电路,极性通讯芯片通过数字控制电路连接至通讯总线;主控芯片用于从极性通讯芯片接收数据,并在根据数据判断出极性通讯芯片的极性连接错误的情况下,向数字控制电路输出控制信号,以通过数字控制电路完成极性转换。本实用新型针对有极性数字通讯进行极性转换,在保证通讯稳定性与抗干扰性的基础上,将极性通讯芯片无极性地连接到通讯总线,实现了无极性通讯方式,降低了有极性通讯工程的接线错误率,降低物料成本,减小硬件PCB布板面积,极大缩小通讯产品体积。讯产品体积。讯产品体积。


技术研发人员:

申伟刚 吴冲 莫自敏 黄钦霞 魏赫轩 林燕春

受保护的技术使用者:

珠海格力电器股份有限公司

技术研发日:

2022.05.31

技术公布日:

2022/10/13


文章投稿或转载声明

本文链接:http://www.wtabcd.cn/zhuanli/patent-1-9730-0.html

来源:专利查询检索下载-实用文体写作网版权所有,转载请保留出处。本站文章发布于 2022-12-02 21:59:44

发表评论

验证码:
用户名: 密码: 匿名发表
评论列表 (有 条评论
2人围观
参与讨论